Из каких шин состоит центральная магистраль

Шинная структура

Шинная структура связей.

Для достижения максимальной универсальности и упрощения протоколов обмена информацией в микропроцессорных системах применяется так называемая шинная структура связей между отдельными устройствами, входящими в систему. Суть шинной структуры связей сводится к следующему.

Классическая структура связей.

При классической структуре связей все сигналы и коды между устройствами передаются по отдельным линиям связи. Каждое устройство, входящее в систему, передает свои сигналы и коды независимо от других устройств. При этом в системе получается очень много линий связи и разных протоколов обмена информацией.

При шинной структуре связей все сигналы между устройствами передаются по одним и тем же линиям связи, но в разное время (это называется мультиплексированной передачей).

Шинная структура связей.

Причем передача по всем линиям связи может осуществляться в обоих направлениях (так называемая двунаправленная передача). В результате количество линий связи существенно сокращается, а правила обмена (протоколы) упрощаются. Группа линий связи, по которым передаются сигналы или коды как раз и называется шиной (англ. bus ).

При шинной структуре связей вся информация передается по линиям связи последовательно во времени, что снижает быстродействие системы по сравнению с классической структурой связей.

Большое достоинство шинной структуры связей состоит в том, что все устройства, подключенные к шине, должны принимать и передавать информацию по одним и тем же протоколам обмена информацией по шине. Соответственно, все узлы, отвечающие за обмен с шиной в этих устройствах, должны быть единообразны, унифицированы.

В системах с шинной структурой связей применяют три существующие разновидности выходных каскадов цифровых микросхем:

· стандартный выход (или выход с двумя состояниями – обозначается 2С, 2S, реже ТТЛ, TTL);

· выход с открытым коллектором – обозначается ОК, OC;

· выход с тремя состояниями (с возможностью отключения – обозначается 3С, 3S).

Упрощенно эти три типа выходных каскадов могут быть представлены в виде следующих схем:

Три типа выходов цифровых микросхем

У выхода 2С два ключа замыкаются по очереди, что соответствует уровням логической единицы (верхний ключ замкнут) и логического нуля (нижний ключ замкнут). У выхода ОК замкнутый ключ формирует уровень логического нуля, разомкнутый — логической единицы. У выхода 3С ключи могут замыкаться по очереди (как в случае 2С), а могут размыкаться одновременно, образуя третье, высокоимпедансное, состояние. Переход в третье состояние (Z-состояние) управляется сигналом на специальном входе EZ.

Выходные каскады типов 3С и ОК позволяют объединять несколько выходов микросхем для получения мультиплексированных

или двунаправленных линий.

При этом в случае выходов 3С необходимо обеспечить, чтобы на линии всегда работал только один активный выход, а все остальные выходы находились бы в это время в третьем состоянии, иначе возможны конфликты. Объединенные выходы ОК могут работать все одновременно, без всяких конфликтов.

Типичная структура микропроцессорной системы выглядит так:

Структура микропроцессорной системы

Она включает в себя три основных типа устройств:

· память, включающую оперативную память (ОЗУ, RAM — Random Access Memory) и постоянную память (ПЗУ, ROM —Read Only Memory), которая служит для хранения данных и программ;

· устройства ввода/вывода (УВВ, I/O — Input/Output Devices), служащие для связи микропроцессорной системы с внешними устройствами, для приема (ввода, чтения, Read) входных сигналов и выдачи (вывода, записи, Write) выходных сигналов.

Все устройства микропроцессорной системы объединяются общей системной шиной (она же называется еще системной магистралью или каналом ). Системная магистраль включает в себя четыре основные шины нижнего уровня:

· шина адреса (Address Bus);

· шина данных (Data Bus);

· шина управления (Control Bus);

· шина питания (Power Bus).

Шина адреса служит для определения адреса (номера) устройства, с которым процессор обменивается информацией в данный момент. Каждому устройству (кроме процессора), каждой ячейке памяти в микропроцессорной системе присваивается собственный адрес. Когда код какого-то адреса выставляется процессором на шине адреса, устройство с таким адресом понимает, что ему предстоит обмен информацией. Шина адреса определяет максимально возможную сложность микропроцессорной системы, то есть допустимый объем памяти и, следовательно, максимально возможный размер программы и максимально возможный объем запоминаемых данных.

Количество адресов, обеспечиваемых шиной адреса, определяется как 2 N , где N — количество разрядов. Например, 16-разрядная шина адреса обеспечивает 65 536 адресов. Разрядность шины адреса обычно кратна 4 и может достигать 32 и даже 64. Шина адреса может быть однонаправленной (когда магистралью всегда управляет только процессор) или двунаправленной (когда процессор может временно передавать управление магистралью другому устройству, например контроллеру ПДП). Наиболее часто используются типы выходных каскадов с тремя состояниями или обычные ТТЛ (с двумя состояниями).

Шина данных — это основная шина, которая используется для передачи информационных кодов между всеми устройствами микропроцессорной системы. Обычно в пересылке информации участвует процессор, который передает код данных в какое-то устройство или в ячейку памяти или же принимает код данных из какого-то устройства или из ячейки памяти. Но возможна также и передача информации между устройствами без участия процессора. Шина данных всегда двунаправленная . Наиболее часто встречающийся тип выходного каскада для линий этой шины — выход с тремя состояниями.

Количество ее разрядов (линий связи) определяет скорость и эффективность информационного обмена, а также максимально возможное количество команд. Обычно шина данных имеет 8, 16, 32 или 64 разряда. Понятно, что за один цикл обмена по 64-разрядной шине может передаваться 8 байт информации, а по 8-разрядной — только один байт. Разрядность шины данных определяет и разрядность всей магистрали. Например, когда говорят о 32-разрядной системной магистрали, подразумевается, что она имеет 32-разрядную шину данных.

Шина управления в отличие от шины адреса и шины данных состоит из отдельных управляющих сигналов. Каждый из этих сигналов во время обмена информацией имеет свою функцию. Некоторые сигналы служат для стробирования передаваемых или принимаемых данных (то есть определяют моменты времени, когда информационный код выставлен на шину данных).

Другие управляющие сигналы могут использоваться для подтверждения приема данных, для сброса всех устройств в исходное состояние, для тактирования всех устройств и т.д. Кроме того, управляющие сигналы обеспечивают согласование работы процессора (или другого хозяина магистрали, задатчика, master) с работой памяти или устройства ввода/вывода (устройства-исполнителя, slave). Управляющие сигналы также обслуживают запрос и предоставление прерываний, запрос и предоставление прямого доступа.

Линии шины управления могут быть как однонаправленными, так и двунаправленными. Типы выходных каскадов могут быть самыми разными: с двумя состояниями (для однонаправленных линий), с тремя состояниями (для двунаправленных линий), с открытым коллектором (для двунаправленных и мультиплексированных линий).

Наконец, шина питания предназначена не для пересылки информационных сигналов, а для питания системы. Она состоит из линий питания и общего провода. В микропроцессорной системе может быть один источник питания (чаще +5 В) или несколько источников питания (обычно еще –5 В, +12 В и –12 В). Каждому напряжению питания соответствует своя линия связи. Все устройства подключены к этим линиям параллельно.

Если в микропроцессорную систему надо ввести входной код (или входной сигнал), то процессор по шине адреса обращается к нужному устройству ввода/вывода и принимает по шине данных входную информацию. Если из микропроцессорной системы надо вывести выходной код (или выходной сигнал), то процессор обращается по шине адреса к нужному устройству ввода/вывода и передает ему по шине данных выходную информацию.

Если информация должна пройти сложную многоступенчатую обработку, то процессор может хранить промежуточные результаты в системной оперативной памяти. Для обращения к любой ячейке памяти процессор выставляет ее адрес на шину адреса и передает в нее информационный код по шине данных или же принимает из нее информационный код по шине данных. В памяти (оперативной и постоянной) находятся также и управляющие коды (команды выполняемой процессором программы), которые процессор также читает по шине данных с адресацией по шине адреса. Постоянная память используется в основном для хранения программы начального пуска микропроцессорной системы, которая выполняется каждый раз после включения питания. Информация в нее заносится изготовителем раз и навсегда.

Важно учитывать, что устройства ввода/вывода чаще всего представляют собой устройства на «жесткой логике». На них может быть возложена часть функций, выполняемых микропроцессорной системой. Поэтому у разработчика всегда имеется возможность перераспределять функции системы между аппаратной и программной реализациями оптимальным образом. Чаще всего применяется комбинирование аппаратных и программных функций.

Читайте также:  Какой профиль зимних шин лучше

Иногда устройства ввода/вывода имеют в своем составе процессор, то есть представляют собой небольшую специализированную микропроцессорную систему. Это позволяет переложить часть программных функций на устройства ввода/вывода, разгрузив центральный процессор системы.

Источник: arxitektura-pk.26320-004georg.edusite.ru

Шинная структура

Шинная структура связей.

Для достижения максимальной универсальности и упрощения протоколов обмена информацией в микропроцессорных системах применяется так называемая шинная структура связей между отдельными устройствами, входящими в систему. Суть шинной структуры связей сводится к следующему.

Классическая структура связей.

При классической структуре связей все сигналы и коды между устройствами передаются по отдельным линиям связи. Каждое устройство, входящее в систему, передает свои сигналы и коды независимо от других устройств. При этом в системе получается очень много линий связи и разных протоколов обмена информацией.

При шинной структуре связей все сигналы между устройствами передаются по одним и тем же линиям связи, но в разное время (это называется мультиплексированной передачей).

Шинная структура связей.

Причем передача по всем линиям связи может осуществляться в обоих направлениях (так называемая двунаправленная передача). В результате количество линий связи существенно сокращается, а правила обмена (протоколы) упрощаются. Группа линий связи, по которым передаются сигналы или коды как раз и называется шиной (англ. bus ).

При шинной структуре связей вся информация передается по линиям связи последовательно во времени, что снижает быстродействие системы по сравнению с классической структурой связей.

Большое достоинство шинной структуры связей состоит в том, что все устройства, подключенные к шине, должны принимать и передавать информацию по одним и тем же протоколам обмена информацией по шине. Соответственно, все узлы, отвечающие за обмен с шиной в этих устройствах, должны быть единообразны, унифицированы.

В системах с шинной структурой связей применяют три существующие разновидности выходных каскадов цифровых микросхем:

· стандартный выход (или выход с двумя состояниями – обозначается 2С, 2S, реже ТТЛ, TTL);

· выход с открытым коллектором – обозначается ОК, OC;

· выход с тремя состояниями (с возможностью отключения – обозначается 3С, 3S).

Упрощенно эти три типа выходных каскадов могут быть представлены в виде следующих схем:

Три типа выходов цифровых микросхем

У выхода 2С два ключа замыкаются по очереди, что соответствует уровням логической единицы (верхний ключ замкнут) и логического нуля (нижний ключ замкнут). У выхода ОК замкнутый ключ формирует уровень логического нуля, разомкнутый — логической единицы. У выхода 3С ключи могут замыкаться по очереди (как в случае 2С), а могут размыкаться одновременно, образуя третье, высокоимпедансное, состояние. Переход в третье состояние (Z-состояние) управляется сигналом на специальном входе EZ.

Выходные каскады типов 3С и ОК позволяют объединять несколько выходов микросхем для получения мультиплексированных

или двунаправленных линий.

При этом в случае выходов 3С необходимо обеспечить, чтобы на линии всегда работал только один активный выход, а все остальные выходы находились бы в это время в третьем состоянии, иначе возможны конфликты. Объединенные выходы ОК могут работать все одновременно, без всяких конфликтов.

Типичная структура микропроцессорной системы выглядит так:

Структура микропроцессорной системы

Она включает в себя три основных типа устройств:

· память, включающую оперативную память (ОЗУ, RAM — Random Access Memory) и постоянную память (ПЗУ, ROM —Read Only Memory), которая служит для хранения данных и программ;

· устройства ввода/вывода (УВВ, I/O — Input/Output Devices), служащие для связи микропроцессорной системы с внешними устройствами, для приема (ввода, чтения, Read) входных сигналов и выдачи (вывода, записи, Write) выходных сигналов.

Все устройства микропроцессорной системы объединяются общей системной шиной (она же называется еще системной магистралью или каналом ). Системная магистраль включает в себя четыре основные шины нижнего уровня:

· шина адреса (Address Bus);

· шина данных (Data Bus);

· шина управления (Control Bus);

· шина питания (Power Bus).

Шина адреса служит для определения адреса (номера) устройства, с которым процессор обменивается информацией в данный момент. Каждому устройству (кроме процессора), каждой ячейке памяти в микропроцессорной системе присваивается собственный адрес. Когда код какого-то адреса выставляется процессором на шине адреса, устройство с таким адресом понимает, что ему предстоит обмен информацией. Шина адреса определяет максимально возможную сложность микропроцессорной системы, то есть допустимый объем памяти и, следовательно, максимально возможный размер программы и максимально возможный объем запоминаемых данных.

Количество адресов, обеспечиваемых шиной адреса, определяется как 2 N , где N — количество разрядов. Например, 16-разрядная шина адреса обеспечивает 65 536 адресов. Разрядность шины адреса обычно кратна 4 и может достигать 32 и даже 64. Шина адреса может быть однонаправленной (когда магистралью всегда управляет только процессор) или двунаправленной (когда процессор может временно передавать управление магистралью другому устройству, например контроллеру ПДП). Наиболее часто используются типы выходных каскадов с тремя состояниями или обычные ТТЛ (с двумя состояниями).

Шина данных — это основная шина, которая используется для передачи информационных кодов между всеми устройствами микропроцессорной системы. Обычно в пересылке информации участвует процессор, который передает код данных в какое-то устройство или в ячейку памяти или же принимает код данных из какого-то устройства или из ячейки памяти. Но возможна также и передача информации между устройствами без участия процессора. Шина данных всегда двунаправленная . Наиболее часто встречающийся тип выходного каскада для линий этой шины — выход с тремя состояниями.

Количество ее разрядов (линий связи) определяет скорость и эффективность информационного обмена, а также максимально возможное количество команд. Обычно шина данных имеет 8, 16, 32 или 64 разряда. Понятно, что за один цикл обмена по 64-разрядной шине может передаваться 8 байт информации, а по 8-разрядной — только один байт. Разрядность шины данных определяет и разрядность всей магистрали. Например, когда говорят о 32-разрядной системной магистрали, подразумевается, что она имеет 32-разрядную шину данных.

Шина управления в отличие от шины адреса и шины данных состоит из отдельных управляющих сигналов. Каждый из этих сигналов во время обмена информацией имеет свою функцию. Некоторые сигналы служат для стробирования передаваемых или принимаемых данных (то есть определяют моменты времени, когда информационный код выставлен на шину данных).

Другие управляющие сигналы могут использоваться для подтверждения приема данных, для сброса всех устройств в исходное состояние, для тактирования всех устройств и т.д. Кроме того, управляющие сигналы обеспечивают согласование работы процессора (или другого хозяина магистрали, задатчика, master) с работой памяти или устройства ввода/вывода (устройства-исполнителя, slave). Управляющие сигналы также обслуживают запрос и предоставление прерываний, запрос и предоставление прямого доступа.

Линии шины управления могут быть как однонаправленными, так и двунаправленными. Типы выходных каскадов могут быть самыми разными: с двумя состояниями (для однонаправленных линий), с тремя состояниями (для двунаправленных линий), с открытым коллектором (для двунаправленных и мультиплексированных линий).

Наконец, шина питания предназначена не для пересылки информационных сигналов, а для питания системы. Она состоит из линий питания и общего провода. В микропроцессорной системе может быть один источник питания (чаще +5 В) или несколько источников питания (обычно еще –5 В, +12 В и –12 В). Каждому напряжению питания соответствует своя линия связи. Все устройства подключены к этим линиям параллельно.

Если в микропроцессорную систему надо ввести входной код (или входной сигнал), то процессор по шине адреса обращается к нужному устройству ввода/вывода и принимает по шине данных входную информацию. Если из микропроцессорной системы надо вывести выходной код (или выходной сигнал), то процессор обращается по шине адреса к нужному устройству ввода/вывода и передает ему по шине данных выходную информацию.

Если информация должна пройти сложную многоступенчатую обработку, то процессор может хранить промежуточные результаты в системной оперативной памяти. Для обращения к любой ячейке памяти процессор выставляет ее адрес на шину адреса и передает в нее информационный код по шине данных или же принимает из нее информационный код по шине данных. В памяти (оперативной и постоянной) находятся также и управляющие коды (команды выполняемой процессором программы), которые процессор также читает по шине данных с адресацией по шине адреса. Постоянная память используется в основном для хранения программы начального пуска микропроцессорной системы, которая выполняется каждый раз после включения питания. Информация в нее заносится изготовителем раз и навсегда.

Читайте также:  Как выбрать тормозные диски для машины

Важно учитывать, что устройства ввода/вывода чаще всего представляют собой устройства на «жесткой логике». На них может быть возложена часть функций, выполняемых микропроцессорной системой. Поэтому у разработчика всегда имеется возможность перераспределять функции системы между аппаратной и программной реализациями оптимальным образом. Чаще всего применяется комбинирование аппаратных и программных функций.

Иногда устройства ввода/вывода имеют в своем составе процессор, то есть представляют собой небольшую специализированную микропроцессорную систему. Это позволяет переложить часть программных функций на устройства ввода/вывода, разгрузив центральный процессор системы.

Источник: arxitektura-pk.26320-004georg.edusite.ru

ШИННАЯ ОРГАНИЗАЦИЯ МПС. АРХИТЕКТУРА С ИЕАРХИЕЙ ШИН. МАГИСТРАЛЬ МИКРОПРОЦЕССОРНОЙ СИСТЕМЫ

Для достижения максимальной универсальности и упрощения протоколов обмена информацией в микропроцессорных системах применяется так называемая шинная структура связей между отдельными устройствами, входящими в систему. Суть шинной структуры связей сводится к следующему.
При шинной структуре связей все сигналы между устройствами передаются по одним и тем же линиям связи, но в разное время (это называется мультиплексированной передачей). Причем передача по всем линиям связи может осуществляться в обоих направлениях (так называемая двунаправленная передача). В результате количество линий связи существенно сокращается, а правила обмена (протоколы) упрощаются. Группа линий связи, по которым передаются сигналы или коды как раз и называется шиной (англ. bus).
Понятно, что при шинной структуре связей легко осуществляется пересылка всех информационных потоков в нужном направлении, например, их можно пропустить через один процессор, что очень важно для микропроцессорной системы. Однако при шинной структуре связей вся информация передается по линиям связи последовательно во времени, по очереди, что снижает быстродействие системы по сравнению с классической структурой связей.

Иерархические системы
Сложные объекты управления (самолеты, космические аппараты, прокатные станы, роторные конвейерные линии и т. п.) представляют собой совокупность взаимосвязанных многорежимных управляемых систем, объединенных единой системой управления. Основополагающими принципами, определяющими структуру МПС управления подобными объектами, является иерархичность, независимость управления по уровням иерархии и инфор-мационная замкнутость. Обобщенная структура иерархической МПС показана
Особенность микроконтроллера проявляется в том, что на его выходе не используется мультиплексирование (число ЦАП равно числу выходных цепей контроллера). Такое построение контроллера связано с необходимостью запоминания каждого значения управляющего сигнала после останова вычислительного процесса. Учитывая, что в распределенной МПС число выходных сигналов невелико, затраты на ЦАП оказываются относительно небольшими.Системная магистраль (системная шина) – это информационные шины: адреса, данных и управления. Шина данных — это основная шина, ради которой и создается вся система. Количество ее разрядов (линий связи) определяет скорость и эффективность информационного обмена, а также максимально возможное количество команд. Шина адреса —определяет максимально возможную сложность микропроцессорной системы, то есть допустимый объем памяти и, следовательно, максимально возможный размер программы и максимально возможный объем запоминаемых данных. Шина управления — это вспомогательная шина, управляющие сигналы на которой определяют тип текущего цикла и фиксируют моменты времени, соответствующие разным частям или стадиям цикла.

10. СОСТАВ ШИН В МАГИСТРАЛЬНОЙ ОРГАНИЗАЦИИ МПС. НАЗНАЧЕНИЕ И ХАРАКТЕРИСТИКА ШИН.

Для достижения максимальной универсальности и упрощения протоколов обмена информацией в микропроцессорных системах применяется так называемая шинная структура связей между отдельными устройствами, входящими в систему. Суть шинной структуры связей сводится к следующему.

При классической структуре связей все сигналы и коды между устройствами передаются по отдельным линиям связи. Каждое устройство, входящее в систему, передает свои сигналы и коды независимо от других устройств. При этом в системе получается очень много линий связи и разных протоколов обмена информацией. При шинной структуре связей все сигналы между устройствами передаются по одним и тем же линиям связи, но в разное время (это называется мультиплексированной передачей). Причем передача по всем линиям связи может осуществляться в обоих направлениях (так называемая двунаправленная передача). В результате количество линий связи существенно сокращается, а правила обмена (протоколы) упрощаются. Группа линий связи, по которым передаются сигналы или коды как раз и называется шиной (англ. bus).
Все устройства микропроцессорной системы объединяются общей системной шиной (она же называется еще системной магистралью или каналом). Системная магистраль включает в себя четыре основные шины нижнего уровня:
шина адреса (Address Bus);
шина данных (Data Bus);
шина управления (Control Bus);
шина питания (Power Bus).

Шина адреса служит для определения адреса (номера) устройства, с которым процессор обменивается информацией в данный момент. Каждому устройству (кроме процессора), каждой ячейке памяти в микропроцессорной системе присваивается собственный адрес. Когда код какого-то адреса выставляется процессором на шине адреса, устройство, которому этот адрес приписан, понимает, что ему предстоит обмен информацией. Шина адреса может быть однонаправленной или двунаправленной.
Шина данных — это основная шина, которая используется для передачи информационных кодов между всеми устройствами микропроцессорной системы. Обычно в пересылке информации участвует процессор, который передает код данных в какое-то устройство или в ячейку памяти или же принимает код данных из какого-то устройства или из ячейки памяти. Но возможна также и передача информации между устройствами без участия процессора. Шина данных всегда двунаправленная.
Шина управления в отличие от шины адреса и шины данных состоит из отдельных управляющих сигналов. Каждый из этих сигналов во время обмена информацией имеет свою функцию. Некоторые сигналы служат для стробирования передаваемых или принимаемых данных (то есть определяют моменты времени, когда информационный код выставлен на шину данных). Другие управляющие сигналы могут использоваться для подтверждения приема данных, для сброса всех устройств в исходное состояние, для тактирования всех устройств и т.д. Линии шины управления могут быть однонаправленными или двунаправленными.
шина питания предназначена не для пересылки информационных сигналов, а для питания системы. Она состоит из линий питания и общего провода. В микропроцессорной системе может быть один источник питания (чаще +5 В) или несколько источников питания (обычно еще –5 В, +12 В и –12 В). Каждому напряжению питания соответствует своя линия связи. Все устройства подключены к этим линиям параллельно.

Источник: megaobuchalka.ru

Системная магистраль. Основные стандарты системных магистралей (шин).

Магистраль устройство, которое осуществляет взаимосвязь и обмен информацией между всеми устройствами компьютера.

Магистраль включает в себя три многоразрядные шины, представляющие собой многопроводные линии

Магистраль (системная шина) включает в себя три многоразрядные шины:

o шину данных,

o шину адреса,

o шину управления.

Они представляют собой много проводные линии. К магистрали подключаются процессор и оперативная память, а также периферийные устройства ввода и вывода и хранения информации, которые обмениваются информацией на машинной языке (последовательностями нулей и единиц в форме электрических импульсов).

Основные стандарты системной шины следующие: ISA (Industry Standard Architecture), MCA (Micro Channel Architecture), EISA (Exten­ded Industry Standard Architecture), VESA (Video Electronics Standard Architecture), PCI (Peripheral Component Interconnect).

Шина ISA долгое время считалась стандартом в области ПК. Она была разработана на базе 8-разрядных системных шин IBM PC и IBM PC XT. Для работы с внешними устройствами в ней были предусмо­трены восемь линий аппаратных прерываний и четыре линии для пря­мого доступа к памяти. Системная шина и микропроцессор работали на частоте 4,77 МГц. Теоретическая скорость передачи данных могла дости­гать 4,5 Мбайт/с. В компьютерах PC AT с микропроцессором 80286 стали применять 16-разрядную шину ISA. Благодаря 24-адресным линиям она позволяла напрямую обращаться к оперативной памяти объемом 16 Мбайт. Количество линий аппаратных прерываний в этой шине было увеличено с 8 до 16, а количество каналов для прямого доступа к памяти — с 4 до 8. Шина ISA стала работать асинхронно с микро­процессором на частоте 8 МГц, что привело к увеличению скорости передачи до 16 Мбайт/с. Возможности этой шины позволяли работать с низкоскоростными устройствами (клавиатурой, контроллерами гибких дисков и др.), однако не обеспечивали эффективной работы современных высокоскоростных устройств (видеоконтроллеров, конт­роллеров жестких дисков и др.). В этой связи начали разрабатывать другие виды системных шин.

Шина МСА, разработанная в 1987 г. фирмой IBM, стала первой высокопроизводительной шиной. Ее отличительной особенностью было то, что она работала с частотой 10 МГц и была 32-разрядной, в результате чего скорость передачи данных достигла 20 Мбайт/с. Одна­ко несовместимость шины МСА с ISA привела к невозможности использования разработанных для шины ISA контроллеров, вследс­твие чего эта архитектура не нашла широкого применения.

Читайте также:  Как выбрать шины для паркетника

Шина EISA, разработанная в 1989 г., представляет собой расширен­ную версию шины ISA. В ее разъемы могут вставляться как ее собст­венные контроллеры, так и контроллеры для шины ISA. Эта шина работает с частотой 8-10 МГц и является 32-разрядной, благодаря чему позволяет адресовать до 4 Гбайт памяти и достигать скорости обмена данными 33 Мбайт/с. К недостаткам шины EISA относятся невысокая скорость обмена данными при обработке изображений, графики и относительно высокая стоимость контроллеров для нее.

Для обеспечения работы с высокоскоростными устройствами бы­ли разработаны два стандарта локальных шин: VESA и PCI.

Шина VESA (или VL-bus, VLB) появилась как расширение шины ISA для обмена видеоданными. Она реализует непосредственный доступ процессора к соответствующим контроллерам. Для работы с низкоско­ростными устройствами в ПК, имеющими шину VESA, обычно уста­навливается другая шина, например EISA. В шине VESA использу­ются 32 линии для передачи данных и 30 линий для передачи адресов. Максимальная скорость передачи по шине теоретически может дости­гать 130 Мбайт/с. Вторая версия стандарта VESA предусматривает использование 64-разрядной шины данных. Теоретически скорость передачи может достигать 400 Мбайт/с. К шине обычно подключает­ся не более трех устройств.

Шина PCI разработана фирмой Intel для своего нового высокопро­изводительного процессора Pentium, однако может использоваться и в других компьютерных платформах. К ней может быть подключено до 10 устройств. В шине PCI используется 32- или 64-разрядная передача данных, при этом скорость передачи данных теоретически может достигать соответственно 132 и 264 Мбайт/с.

Шина AGP (Accelerated Graphics Port) представляет собой новый стандарт передачи данных, который позволяет графической карте ис­пользовать оперативную память ПК. Архитектура шины PCI не справ­ляется с задачами, в которых современная ЗЭ-графика с высоким раз­решением (1024×768 и более точек) должна еще и быстро перемещаться на экране монитора. Такие анимации PCI обрабатываются медленно и с искажениями. Наращивать объем видеопамяти на самой видео­карте нецелесообразно, поскольку это не способствует увеличению скорости вывода графики на экран монитора из-за ограниченной тактовой частоты шины PCI (33 МГц).

Источник: mylektsii.ru

Из каких шин состоит системная магистраль компьютера?

A) шины адреса и шины данных

B) шины адреса, шины ввода-вывода и шины данных

C) шины адреса, шины управления и шины данных

D) шины чтения и шины записи

E) шины ввода и шины вывода

Что представляет собой компьютерная программа для процессора?

A) последовательность отдельных команд

B) последовательность отдельных операторов

C) совокупность команд и данных, составленных на языке программирования

D) совокупность команд и данных,расположенных на жестком диске

E) массив данных в оперативной памяти

Сколько бит занимает символ в таблице ASCII кода?

A) 1

B) 4

C) 8

D) 16

E) 32

Сколько символов можно закодировать с помощью 1 байта?

A) 8

B) 1024

C) 256

D) 128

E) 32

Где хранятся программы, выполняемые процессором в текущий момент времени?

A) ВЗУ

B) на жестком диске

C) ОЗУ

D) АЛУ

E) УУ

Чем отличается ПЗУ от ОЗУ?

A) в ПЗУ можно писать информацию

B) в ОЗУ можно только читать информацию

C) в ОЗУ информация теряется при отключении питания, а в ПЗУ нет

D) в ПЗУ информация теряется при отключении питания, а в ОЗУ нет

E) в ПЗУ можно писать и читать информацию, а в ОЗУ только писать

Какая память имеет большее быстродействие?

A) Кэш-память

B) Оперативная память

C) Flash-память

D) Накопители на гибких дисках

E) Накопители на жестких дисках

106.Основоположник теории множеств:

A) Кантор

B) Эйлер

C) Паскаль

D) Буль

Что такое множество?

A) это совокупность однотипных элементов

B) это набор данных

C) набор нулей и единиц

D) набор чисел или символов

E) это совокупность разнотипных элементов

108.Пересечение множеств Х и Y- это:

A) множество, состоящее только из тех элементов, которые принадлежат обоим множествам

B) множество, элементы которого принадлежат хотя бы одному из множеств

C) множество только тех элементов которые есть в Х , но нет в Y

D) множество только тех элементов которых нет в Х и нет в Y

109.Объединение множеств Х и Y- это:

A) множество, состоящее только из тех элементов, которые принадлежат обоим множествам Х и Y

B) множество, элементы которого принадлежат хотя бы одному из множеств Х или Y

C) множество только тех элементов которые есть в Х , но нет в Y

D) множество только тех элементов которых нет в Х и нет в Y

110.Разность множеств Х и Y- это:

A) множество, состоящее только из тех элементов, которые принадлежат обоим множествам Х и Y

B) множество, элементы которого принадлежат хотя бы одному из множеств Х или Y

C) множество только тех элементов которые есть в Х , но нет в Y

D) множество только тех элементов которых нет в Х и нет в Y

Определите результат пересечения множеств X и Y

X = ( a, b, c,d) Y = (a, d, f, k, n)

A) a, d, f, k, n

B) a, d

C) a, b, c,d

D) a

E) a, b, c,d, f, k, n

Определите результат объединения множеств X и Y

X = ( a, b, c,d) Y = (a, d, f, k, n)

A) a, d, f, k, n

B) a, d

C) a, b, c,d

D) a

E) a, b, c,d, f, k, n

113. Определите результат разности множеств X Y

X = ( a, b, c,d) Y = (a, d, f, k, n)

A) a, d, f, k, n

B) a, d

C) a, b, c,d

D) b, c

E) f, k, n

Сколько значений может принимать логическая функция?

A) 2

B) 3

C) 4

D) 8

E) 2^n

Какая из следующих булевых операций записана правильно?

A) 1 AND 1=1

B) 0 AND 1=1

C) 1 AND 0=1

D) 0 OR 0=1

E) 1 OR 1=2

Какую функцию выполняет конъюнкция?

A) Логического умножения.

B) Логического сложения.

C) Деления.

D) Дополнения.

E) Вычитания

Какую функцию выполняет дизъюнкция?

A) Логического умножения.

B) Логического сложения.

C) Деления.

D) Дополнения.

E) Вычитания

Какая из булевых функций унарна?

A) Отрицание.

B) Конъюнкция.

C) Дизъюнкция.

D) Дополнение.

E) Деление.

Какая из следующих булевых операций записана правильно?

A) 1 OR 0=1

B) 0 AND 0=1

C) 0 AND 1=1

D) 1 AND 1=2

E) 0 OR 0=1

Чему равен результат логической операции?

Y = 12 OR 5

A) 13

B) 4

C) 17

D) 12

E) 0

Чему равен результат логической операции?

Y = 10 OR 2

A) 10

B) 2

C) 12

D) 11

E) 0

Чему равен результат логической операции?

Y = 12 AND 5

A) 13

B) 4

C) 5

D) 12

E) 0

Чему равен результат логической операции?

Y = 14 AND 7

A) 6

B) 2

C) 7

D) 11

E) 0

Чему равен результат логической операции?

Y = 11 XOR 8

A) 11

B) 3

C) 5

D) 12

E) 19

Чему равен результат логической операции?

Y = 14 XOR 7

A) 6

B) 9

C) 7

D) 11

E) 15

Какой логический элемент представлен на рисунке?

A) И

B) ИЛИ

C) Исключающее ИЛИ

D) И-НЕ

E) ИЛИ-НЕ

Какой логический элемент представлен на рисунке?

A) И

B) ИЛИ

C) Исключающее ИЛИ

D) И-НЕ

E) ИЛИ-НЕ

Какой логический элемент представлен на рисунке?

A) И

B) ИЛИ

C) Исключающее ИЛИ

D) И-НЕ

E) ИЛИ-НЕ

Какой логический элемент представлен на рисунке?

A) И

B) ИЛИ

C) Исключающее ИЛИ

D) И-НЕ

E) ИЛИ-НЕ

Какой логический элемент представлен на рисунке?

A) И

B) ИЛИ

C) Исключающее ИЛИ

D) И-НЕ

E) ИЛИ-НЕ

131.В какой строке таблицы истинности допущена ошибка:

A) 3

B) 1

C) 2

D) 4

E) 1 и 2

В какой строке таблицы истинности допущена ошибка?

A) Ошибок нет

B) 2

C) 3

D) 4

E) 1

Организация стока поверхностных вод: Наибольшее количество влаги на земном шаре испаряется с поверхности морей и океанов (88‰).

Общие условия выбора системы дренажа: Система дренажа выбирается в зависимости от характера защищаемого.

Механическое удерживание земляных масс: Механическое удерживание земляных масс на склоне обеспечивают контрфорсными сооружениями различных конструкций.

Источник: cyberpedia.su